Conception de circuit et de systèmes de communication ultra low power pour wake-up radio
Aujourd’hui, il y a une forte demande de développement de systèmes de wake-up radio autonomes dont les performances puissent être adaptées en fonction des besoins de l’application. Il est critique que ces systèmes disposent également d’horloge indépendante et ultra basse consommation. L’objectif du projet proposé est d’exploiter les capacités de la technologie CMOS FD-SOI pour développer ce type de systèmes, en améliorant la consommation et les performances des systèmes au delà de l’état de l’art, grâce aux faibles capacités et au body biasing de la technologie FD-SOI 22nm. Une attention particulière sera accordé à la mise au point de système de synthèse de fréquence à forte efficacité énergétique et faible temps d’établissement. Le candidat travaillera aussi bien sur les aspects systèmes que conception de circuit dans une équipe qui dispose d’une solide expérience sur le sujet
Internet des objets : Convertisseurs analogique/numérique reconfigurables ultra faible consommation en technologie FD-SOI avancée
Ce post doctorat adresse le contexte de l’internet des objets, des réseaux de capteurs ou des applications radiofréquences opportunistes dans lesquels les systèmes sur puce autonomes doivent en permanence s’adapter à leur environnement pour fonctionner efficacement et augmenter leur autonomie énergétique.
Dans les chaines de récepteur, le convertisseur analogique-numérique (CAN) situé entre les étages de mise en forme des signaux physiques incidents et l’ensemble du traitement du signal numérique est l’un des blocs cruciaux des systèmes sur puce. Ses caractéristiques en termes de résolution et de fréquence maximale de conversion déterminent les performances atteignables par le « System On Chip » SoC.
Ce poste s’inscrit dans l’étude, l’optimisation des performances et la réalisation physique de convertisseurs analogique-numérique qui doivent aussi être reconfigurables pour optimiser leur dépense énergétique par rapport à leur contexte environnemental. Cette étude s’appuiera sur les spécificités des technologiques FDSOI avancées pour réduire au maximum la consommation des convertisseurs.
Le post doctorant effectuera un état de l’art des topologies de convertisseurs analogiques-numériques existants, puis proposera, concevra et caractérisera une architecture intégrée en technologie FDSOI avancée.